# 方舟、ART和OpenJDK的 RISCV支持

中科院软件所PLCT实验室项目主管 史宁宁

#### 目录

- 方舟编译器的RISC-V支持与我们的工作
- Android Runtime的RISC-V支持与我们的工作
- OpenJDK/HotSpot的RISC-V支持与我们的工作

#### 目录

- 方舟编译器的RISC-V支持与我们的工作
- Android Runtime的RISC-V支持与我们的工作
- OpenJDK/HotSpot的RISC-V支持与我们的工作



From: https://gitee.com/op enarkcompiler-incubator

#### 方舟编译器RISC-V后端上线

◎待办的

#125023

☆ yi\_jiang 「拥有者」

创建于 2020-11-17 06:00

区编辑

本次发布的主要特性是对RISCV后端的支持。配合之前第三方的新前端,我们可以在RISCV的qemu模拟器和设备上成功运行CPU2017的C程序。 主要包括功能相关的基本模块如指令选择,寄存器分配和栈布局以及ABI支持,这基本上是方舟编译器后端移植工作的最小集。

欢迎大家试用并提出宝贵意见

https://gitee.com/openarkcompiler-incubator/mapleall.git

其中对指令集的描述方法,即机器模型部分,我们暂时没有把流行的DSL机器模型语言当做第一优先级,原因是我们认为后端移植难度主要在于重构优化,然而这部分的确可以降低一部分移植的门槛,所以我们很希望下一步跟社区合作构建这部分能力。另外下一步我们希望着重针对后端差异化最大的优化框架方面做补强,包括扩展基本块优化,指令流优化以及指令调度等等。作为精简指令集合的典型代表,可以预见到大部分的RISCV相关后端优化都有可能被更多后端重用,所以我们计划基于此构建兼容性更好的优化框架,在为新体系结构移植构建工程示范的同时减少后续新体系结构移植的开销。

From: https://gitee.com/openarkcompiler-incubator/mapleall/issues/I25O23



From: https://gitee.com/openarkcompiler-incubator/mapleall/tree/dev/mapleall/maple\_be/src/cg/riscv64



Membership

RISC-V Exchange ~ Technical

News & Events > Community

This page is a collection of available software in the RISC-V ecosystem. This list is curated by the community – which includes you! Add software to the list by filing a pull request on the GitHub repository. If you have any questions about this process, contact us for help.

Simulators Object Toolchain C Compilers & Libraries **Bootloaders & Monitors** Hypervisors Debugging OS & Kernels Non-C Compilers/Runtimes IDEs & SDKs Machine Learning & Al Configuration Security Verification Tools Accelerated Libraries

OpenArkCompiler (MAPLE)

Upstream

MulanPSL-2.0

**Futurewei** 

From: https://riscv.org/exchange/software/#tab-1607480869844-2



About RISC-V × Membership ~ RISC-V Exchange ~ Technical

News & Events ~

Community

Q

This page is a collection of available software in the RISC-V ecosystem. This list is curated by the community – which includes you! Add software to the list by filing a pull request on the GitHub repository. If you have any questions about this process, contact us for help.



From: https://riscv.org/exchange/software/#tab-1607480869844-2

#### PLCT实验室在方舟编译器社区的贡献

#### Ubuntu 2004 build the riscy release version



A shining

创建于 2020-11-23 16:17

「「编辑

间 删除

Run the 'make', get the error messages:

mkdir -p /home/shining/mapleall/out/riscv64-clang-release; /home/shining/mapleall/tools/gn/gn gen /home/shining/mapleall/out/riscv64-clang-release --args=' GN\_INSTALL\_PREFIX="/home/shining/mapleall" GN\_BUILD\_TYPE="RELEASE" USE\_CLANG=1 HOST\_ARCH=64 JAVA=1 USE\_ZRT=0 DEFERRAL\_RC="OFF" STRICT\_NAIVE\_RC="OFF" RC\_TESTING="OFF" USE\_MALLOC="" COV\_CHECK=0 PLATFORM\_SDK\_VERSION=27 TARGET="riscv64" X86=1' --export-compile-commands; cd /home/shining/mapleall/out/riscv64-clang-release; /home/shining/mapleall/tools/ninja\_1.9.0/ninja -v irbuild maple mplcg;

Generating compile\_commands took 3ms

Done. Made 38 targets from 14 files in 16ms

[1/210] clang++ -I../../mapleall/maple\_be/include/cg -I../../mapleall/maple\_be/include/cg/aarch64 -I../../mapleall/maple\_be/include/cg/ark -I../../mapleall/maple\_be/include/cg/riscv64 -I../../mapleall/maple\_be/include/ad

From: https://gitee.com/openarkcompiler-incubator/mapleall/issues/I26LIJ

### PLCT实验室在方舟编译器社区的贡献



ISBN 978-7-302-56262-7 I ①华… Ⅱ. ①史… Ⅲ. ①编译程序一程序设计 Ⅳ. ①TP314 中国版本图书馆 CIP 数据核字(2020)第 148912 号 责任编辑:赵佳霓 封面设计:李召霞 责任校对:时翠兰 责任印制: 丛怀宇 ·出版发行: 清华大学出版社 址: http://www.tup.com.cn, http://www.wqbook.com 址:北京清华大学学研大厦 A 座 编:100084 社 总 机: 010-62770175 购: 010-83470235 投稿与读者服务: 010-62776969, c-service@tup. tsinghua. edu. cn 质量反馈: 010-62772015, zhiliang@tup. tsinghua. edu. cn 课件下载: http://www.tup.com.cn,010-83470236 印 装 者: 三河市铭诚印务有限公司 销:全国新华书店 本: 147mm×210mm 印 张: 6.375 字 数: 143 千字 次: 2020年9月第1版 次: 2021 年 6 月第 2 次印刷 数: 2001~3000 价: 69.00元 产品编号: 089461-01

### PLCT实验室在方舟编译器社区的贡献



From: https://www.zhihu.c om/column/c\_12682 47974020747264

#### 目录

- 方舟编译器的RISC-V支持与我们的工作
- Android Runtime的RISC-V支持与我们的工作
- OpenJDK/HotSpot的RISC-V支持与我们的工作

• PLCT实验室在2020年7月份就提出要将AOSP移植到RISC-V,并在社区发布了话题。



From: https://groups.google.com/a/groups.riscv.org/g/sw-dev/c/u9iP7A2Wkc8

• PLCT实验室在github逐步开始进行AOSP的移植。



From: https://github.com/a osp-riscv/working-group

• PLCT实验室在AOSP的移植过程中,公开分享了多篇技术文章和讲解视频,有些内容也被媒体进行宣传。

#### Articles

- Version Management for AOSP Platform, Wang Chen PLCT lab, 20200911 (Chinese Version)
- Version Management for AOSP Kernel, Wang Chen PLCT lab, 20200915 (Chinese Version)
- Running RISC-V 64 Linux on QEMU, Wang Chen PLCT lab, 20200923 (Chinese Version)
- Compile Android Kenrel for RISC-V, Wang Chen PLCT lab, 20200929 (Chinese Version)
- Make a LLVM/Clang compiler for RISC-V, Wang Chen PLCT lab, 20201009 (Chinese Version)
- First "Android minimal system" for RISC-V, Wang Chen PLCT lab, 20201120 (Chinese Version)
- Create a minimal Android system for RISC-V, Wang Chen PLCT lab, 20201124
- RISC-V Gets an Early, Minimal Android 10 Port Courtesy of PLCT Lab, Gareth Halfacree https://abopen.com/, 20201127
- AOSP-RISCV has a new mirror on Gitee, Wang Chen PLCT lab, 20201215 (Chinese Version)
- Summary of related knowledge behind AOSP build, Wang Chen PLCT lab, 20201230
- Details about AOSP Soong creation process, Wang Chen PLCT lab, 20210108

From: https://github.com/a osp-riscv/working-group

• PLCT实验室在AOSP的移植过程中,公开分享了多篇技术文章和讲解视频,有些内容也被媒体进行宣传。

- How difficult when do RISC-V porting for AOSP Wu Wei V8 technical symposium OSDT community - 20200607 (Chinese Version)
- Introduction about Building framwork of AOSP and preliminary trying porting for RISC-V Wang
  Chen 20200805 PLCT lab (Chinese Version)
- AOSP for RISC-V porting tutorial (1) Introduction about Android Runtime Wang Chen -20200814 - PLCT lab (Chinese Version)
- AOSP for RISC-V porting tutorial (2) Starting porting ART Wang Chen 20200821 PLCT lab (Chinese Version)

From: https://github.com/a osp-riscv/working-group

#### ART的RISC-V支持——T Head

• 平头哥在2021年1月份开源了移植到RISC-V的Android 10。



From: https://github.com/ T-head-Semi/aosp-riscv

### PLCT实验室在ART方面的工作

• 史宁宁已经完成了基于Android 10的《ART源码详解与实践》一书的初稿。预计年内会正式出版。

#### 目录

- 方舟编译器的RISC-V支持与我们的工作
- Android Runtime的RISC-V支持与我们的工作
- OpenJDK/HotSpot的RISC-V支持与我们的工作

### OpenJDK/HotSpot的RISC-V支持

- 华为开源了BishengJDK 11,它基于OpenJDK 11对RV64G进行了实现,目前模版解释器和C1/C2都可以工作。
- •目前, BishengJDK 11正在进行RV64的B扩展和V扩展实现。
- BishengJDK 11目前可以在X86机器上进行交叉编译,并运行在QEMU RISCV64的用户模式下,已经可以通过17000+的jtreg测试用例。
- BishengJDK 11项目库位于gitee, 地址为: https://gitee.com/openeuler/bishengjdk-11/tree/risc-v

From: https://gitee.com/openeuler/bishengjdk-11/tree/risc-v

### OpenJDK/HotSpot的RISC-V支持



About RISC-V ~ Membership

RISC-V Exchange × Technical

News & Events ~ Community

Q

This page is a collection of available software in the RISC-V ecosystem. This list is curated by the community – which includes you! Add software to the list by filing a pull request on the GitHub repository. If you have any questions about this process, contact us for help.



From: https://riscv.org/exchange/software/#tab-1607480869844-2

#### PLCT实验室的工作

- PLCT实验室基于BishengJDK 11和OpenJDK11,正在进行RV32G的实现,目前模版解释器已经可以编译成功,正在调试运行中的错误。
- PLCT实验室目前所进行的RV32G工作,工作过程和工作产出都在github公开: <a href="https://github.com/openjdk-riscv/jdk11u">https://github.com/openjdk-riscv/jdk11u</a>
- 在移植过程中,PLCT实验室产出了十多篇技术文章,这些文章都公开在: https://github.com/openjdk-riscv/jdk11u/wiki
- 目前,PLCT实验室有一个三人的团队在进行该项目的移植。

### PLCT实验室的工作

知乎 RISC-V学习笔记



#### RV32G下lui/auipc和addi结合加载立即数时的补值问题



#### 小乖他爹

中科院软件所 智能软件研究中心 程序语言与编译技术实验室



啊哈、FlyGoat 等 11 人赞同了该文章

#### 一、问题描述与解决思路

在32位下, lui/auipc通常用来取一个32位数的高20位, 并且是带符号操作, 将最高位默认为符号位。那么, 取完最高位20位之后, 再取低12位的时候, 会面临一个补值问题。

假设这个32位内容为正数,lui/auipc取高20位的时候本身没问题,但是后续再对剩余的12位数字进行操作的时候,如果第11位是1,那么这一位会被当成是符号位,就将一个12位的正数变成了一个11位的负数。这种情况之下,lui/aupic和addi的合并操作的计算结果就不对了,就变成了高20位减去了一个低11位负数。正确的结果应该是高20位加上一个正的低12位。焦点就是将本不是符号位的第11位当成了符号位进行处理。

From: https://zhuanlan.zhihu.com/p/374235855

### PLCT实验室的工作

知乎 RISC-V学习笔记



#### RV32I控制转移指令的偏移量计算问题



#### 小乖他爹

中科院软件所 智能软件研究中心 程序语言与编译技术实验室



lazyparser、EnzoLu、Bamboo 等 13 人赞同了该文章

RV32I的控制转移指令可以分为无条件跳转(unconditional jumps)和条件分支(conditional branches)。其中,无条件跳转(unconditional jumps)包含JAL和JALR;条件分支(conditional branches)包含BEQ、BNE、BLT、BLTU、BGE和BGEU。这些控制转移指令会根据指令所带的立即数(imm)去计算跳转地址的偏移量,而这个偏移量的计算在这里有两种方式。

#### 第一种偏移量计算方式: 实际偏移量 = 立即数 (imm) \* 2

除了JALR之外的所有RV32I的控制转移指令,即: JAL、BEQ、BNE、BLT、BLTU、BGE和BGEU,都采用这种计算方式。在RV32I的规范中可以找到对应的内容。

#### JAL 规范P20

The jump and link (JAL) instruction uses the J-type format, where the J-immediate encodes a signed offset in multiples of 2 bytes. The offset is sign-extended and added to the address of the jump instruction to form the jump target address. Jumps can therefore target a  $\pm 1 \,\text{MiB}$  range.

From: https://zhuanlan.zhihu.com/p/374235855

## Thanks~

